我 发表了评论
[@出出啊](https://club.rt-thread.org/u/db779ee1aa856f55) 目前用的是pyocd 0.1.3 + DAP 似乎有问题,但并不知道是哪个有问题
我 发表了评论
# 问题已经解决,借一楼处理结题 ------------ Ps:吐槽,果然是自问自答区up 问题的处理还是要从根源寻找 再次Debug,这次找的更深一些,我们从汇编读取data段Flash数据到内
我 发表了评论
感谢你的回答,因为系统初始化在第一步内存堆处理就进断言了,此时串口并没有初始化完成,故串口并不会输出仍和信息。
我 发表了评论
感谢你的回答,以下是我的编译器选项,可以的话指教一二。  + 外部QSpiflash(app)是可以实现的 2、在1的前提下,精简bootloader的程序体积,做一下升级信息的判断和fla
我 对问题发布了答案
自问自答:(自问自答区UP hhhhhhhhh)原来是非常小的一个问题,偶然间看到一篇帖子说CPU主频慢时ETH正常,反应过来检查了一遍和频率相关的地方,发现CUBEMX生成的默认管脚速度为最低,又看
我 发表了评论
因为H750好像和F4及以下的一些片子不太一样,有一些内存上的问题不太清楚,目前我能找到和原来不同的地方都改过来了好像还是不行,大佬有没有见解?????
我 对问题发布了答案
rt_vsnprintf_full库编译报错(ulog浮点数支持错误)